回路設計
アナログ・デジタル双方の回路設計を得意としており、要件定義から対応可能です。 シミュレーションを用いた評価まで一連の工程を一貫して対応できます。 特に、信頼性と実装性を両立した回路設計を意識し、コスト・部品調達性も考慮した設計を行います。
電子回路設計・FPGA RTL設計・基板設計・組込みソフトウェア開発を一貫対応する個人事業主。 要件定義から量産まで、ハードとソフトを統合した高品質な設計を提供します。
アナログ・デジタル双方の回路設計を得意としており、要件定義から対応可能です。 シミュレーションを用いた評価まで一連の工程を一貫して対応できます。 特に、信頼性と実装性を両立した回路設計を意識し、コスト・部品調達性も考慮した設計を行います。
回路設計の意図を深く理解し、その設計思想を正確にアートワークへ反映することを最も重視しています。 これにより、回路とレイアウトの齟齬を最小化し、実装後の不具合や性能低下を未然に防ぐ基板設計を実現しています。 信号経路・電源分配・部品配置を適切に最適化し、システム全体の完成度を高める設計が可能です。
Verilog HDL / VHDL を用いたRTL設計を行っており、アルゴリズムのハードウェア化から インターフェース制御回路の設計、検証まで一貫して対応可能です。 特に制御系ロジックの最適化に強みを持ち、限られたFPGAリソース内で効率的かつ安定した実装を実現しています。 C言語アルゴリズムのRTL化を得意としており、演算精度とハード資源のトレードオフ調整が大きな強みです。
ハードウェアの特性を熟知した上で、最適なソフトウェアを開発します。 ハードウェアとソフトウェアを統合した開発が強みです。 ベアメタル(裸のマイコン)から組込みLinux、さらにWindowsデスクトップアプリまで幅広く対応します。
信頼できる製造パートナーと連携し、設計した基板の試作から小中規模の量産まで一貫対応します。 設計から生産まで同一の担当者が関わることで、品質の一貫性と迅速な問題対応を実現します。
| 屋号 | Asena(アセナ) |
|---|---|
| 所在地 | 大阪府東大阪市 |
| 設立 | 2013年8月1日 |
| 代表者 | 谷川 貴広 |
| 事業内容 | 電子回路設計及びその関連する物品およびサービス・コンサルティング・売買を主とした事業 |